RISC: Unterschied zwischen den Versionen
Aus der Mikrocontroller.net Artikelsammlung, mit Beiträgen verschiedener Autoren (siehe Versionsgeschichte)
Keine Bearbeitungszusammenfassung |
K (cat) |
||
(7 dazwischenliegende Versionen von 6 Benutzern werden nicht angezeigt) | |||
Zeile 1: | Zeile 1: | ||
RISC | RISC ist die Abkürzung für '''R'''educed '''I'''nstruction '''S'''et '''C'''omputer. So werden Prozessoren bezeichnet, die - im Gegensatz zu den [[CISC]]-Prozessoren - relativ wenige, einfache Befehle, aber viele Register haben. Ursprünglich gab es noch viel mehr Unterscheidungskriterien, aber vieles davon ist heutzutage auch in [[CISC]]-Prozessoren zu finden. | ||
Für RISC-Prozessoren können Pipelines, die mehrere Befehle simultan abarbeiten, sehr viel effizienter implementiert werden. | |||
[[Kategorie:Mikrocontroller]] |
Aktuelle Version vom 21. Oktober 2010, 21:12 Uhr
RISC ist die Abkürzung für Reduced Instruction Set Computer. So werden Prozessoren bezeichnet, die - im Gegensatz zu den CISC-Prozessoren - relativ wenige, einfache Befehle, aber viele Register haben. Ursprünglich gab es noch viel mehr Unterscheidungskriterien, aber vieles davon ist heutzutage auch in CISC-Prozessoren zu finden. Für RISC-Prozessoren können Pipelines, die mehrere Befehle simultan abarbeiten, sehr viel effizienter implementiert werden.