74xx

Aus der Mikrocontroller.net Artikelsammlung, mit Beiträgen verschiedener Autoren (siehe Versionsgeschichte)
Version vom 22. Januar 2021, 10:08 Uhr von C l (Diskussion | Beiträge) (→‎Baureihen: offizieller Link für die aktuelle Version des TI-Dokuments)
Wechseln zu: Navigation, Suche

Einleitung

Die 74xx-Serie ist die am weitesten verbreitete Digital-IC-Familie. Das Präfix gibt Auskunft über den verwendbaren Temperaturbereich.

Familie Temperaturbereich [°C] Einsatzgebiet
74 0 bis +70 Standard (engl. commercial)
84 -25 bis +85 Industriell (engl. industrial)
54 -55 bis +125 Militärisch (engl. military)

Baureihen

Eine ausführliche Beschreibung der verschiedenen Logikbaureihen gibt es im Logic Guide von Texas Instruments.

  • TTL (Transistor Transistor Logic, Logik auf Bipolartransistorbasis, veraltet)
    • 74 = TTL
    • 74H = Highspeed TTL
    • 74ALS = Advanced Low Power Schottky TTL
    • 74AS = Advanced Schottky TTL
    • 74F = Fast TTL
    • 74L = Low Power TTL
    • 74LS = Low Power Schottky TTL (Ersatz für 74 und 74L)
    • 74S = Schottky TTL
  • CMOS (Complementary Metal Oxide Semiconductor, Feldeffekttransistoren mit gegensätzlicher Polarität)
    • 74AC = Advanced CMOS
    • 74ACT = AC mit TTL-kompatiblen Eingängen
    • 74HC = High Speed CMOS
    • 74HCT = HC mit TTL-kompatiblen Eingängen
    • 74AHC = Advanced High-Speed CMOS
    • 74AHCT = AHC mit TTL-kompatiblen Eingängen
    • 74VHC = Very High Speed CMOS
    • 74VHCT = VHC mit TTL-kompatiblen Eingängen
    • 74LV = Low-Voltage CMOS
    • 74LVC = Low-Voltage CMOS (Vcc 1,65 bis 3,60 Volt, Eingänge sind auch bei niedriger Vcc bis 5,5 Volt tolerant)
    • 74LVX = Low-Voltage CMOS (Vcc 2,00 bis 3,60 Volt, Eingänge sind auch bei niedriger Vcc bis 5,5 Volt tolerant)
  • ECL (Emitter Coupled Logic, Emittergekoppelte Logik)
    • 74ECL
    • 74ECTL
  • Langsame störsichere Logik
    • 74LSL
    • 74SZL
  • BICMOS Bus-Interface-Logik (CMOS und Bipolartechnik kombiniert)

Typen

Typ Pins Anzahl
Gatter
Beschreibung
00 14 4 2 Input NAND
01 14 4 2 Input NAND (OC=Open Collector)
02 14 4 2 Input NOR
03 14 4 2 Input NAND (OC) Andere Belegung als 7401
04 14 6 Inverter
05 14 6 Inverter (OC)
06 14 6 Inverter Buffer/Treiber (OC)
07 14 6 Buffer/Treiber (OC)
08 14 4 2 Input AND
09 14 4 2 Input AND (OC)
10 14 3 3 Input NAND
11 14 3 3 Input AND
12 14 3 3 Input NAND (OC)
13 14 2 4 Input NAND Schmitt-Trigger
14 14 6 Inverter Schmitt-Trigger
15 14 3 3 Input AND (OC)
16 14 6 Inverter Treiber (OC)
17 14 6 Treiber (OC)
18 14 2 4 Input NAND Schmitt-Trigger
19 14 6 Inverter Schmitt-Trigger
20 14 2 4 Input NAND
21 14 2 4 Input AND
22 14 2 4 Input NAND (OC)
24 14 4 2 Input NAND Schmitt-Trigger
25 14 2 4 Input NOR
26 14 4 2 Input NAND (OC)
27 14 3 3 Input NOR
28 14 4 2 Input NOR
30 14 1 8 Input NAND
31 16 - Verzögerungs-Element (je 2 Non-Inverting, Inverting, 2 Input NAND)
32 14 4 2 Input OR
33 14 4 2 Input NOR (OC)
34 14 6 Treiber
35 14 6 Treiber (OC)
36 14 4 2 Input NOR
37 14 4 2 Input NAND
38 14 4 2 Input NAND (OC)
39 14 4 2 Input NAND Treiber (OC)
40 14 2 4 Input NAND
41 16 - BCD -> Decimal Decoder (OC)
42 16 - BCD -> Decimal Decoder
43 16 - Excess-3 -> Decimal Decoder
44 16 - Excess-3-Gray -> Decimal Decoder
45 16 - BCD -> Decimal Decoder (OC)
46 16 - BCD -> 7-Segment Decoder (OC)
47 16 - BCD -> 7-Segment Decoder (OC)
48 16 - BCD -> 7-Segment Decoder (OC)
49 14 - BCD -> 7-Segment Decoder (OC)
50 14 - Dual 2-Wide 2-Input AND-OR-INVERT (1 expandable)
51 14 2 AND-OR-INVERT
52 14 ? Expandable AND-OR
53 14 1 Expandable 4-Wide AND-OR-INVERT
54 14 1 3-2-2-3 Input AND-OR-INVERT
55 14 1 2-Wide 4-Input AND-OR-INVERT
72 14 1 And-Gated-JK-MS Flipflop with preset & clear
73 14 2 JK Flipflop with clear
74 14 2 D Flipflop with preset & clear
75 16 - 4-Bit Bistable Latch
76 16 2 JK Flipflop with preset & clear
78 14 2 JK Flipflop
86 14 4 2 Input XOR
90 14 - Decade Counter
92 14 - Divide By-Twelve Counter
93 14 - 4-Bit Binary Counter
95 14 - 4 Bit Parallel Access Shift Register
107 14 2 JK Flipflop with clear
109 16 2 JK Flipflop with preset & clear
112 16 2 JK Flipflop with preset & clear, inverted clock inputs
121 14 - Monostable Multivibrator With Schmitt-Trigger
122 14 - Retriggerable Monostable Multivibrator
123 16 2 Retriggerable Monostable Multivibrator
125 14 4 Tri-State Buffer
126 14 4 Tri-State Buffer
132 14 4 2 Input NAND Schmitt-Trigger
133 16 1 13 Input NAND
136 14 4 2 Input XOR
137 16 1 3-to-8 line decoder / demultiplexer with address latches, low-active outputs
138 16 1 3-to-8 line decoder / demultiplexer , low-active outputs
139 16 2 2-to-4 line decoder / demultiplexer , low-active outputs
146 16 - BCD -> Decimal Decoder (OC)
147 16 - 10-Line -> 4-Line BCD Priority Encoder
148 16 - 8-Line -> 3-Line Priority Encoder
151 16 1 8:1 Multiplexer
154 24 1 4-Line -> 16-Line Decoder/Demultiplexer
155 16 2 2-Line -> 4-Line Decoder/Demultiplexer
156 16 2 2-Line -> 4-Line Decoder/Demultiplexer (OC)
157 16 4 2:1 Multiplexer
158 16 4 2:1 Multiplexer , inverted outputs
161 16 - Sync 4 Bit Binary Counter Async Reset
164 14 - 8 Bit Serial Shift Register
165 16 - 8-Bit Parallel -> Serial (PISO) Shift Register
siehe auch AVR-Tutorial: Schieberegister
177 14 - Presetable Binary Counter/Latch
190 16 - Decimal Up/Down Counter
191 16 - 4-Bit Up/Down Binary Converter
192 16 - Decimal Up/Down Counter mit Clear
193 16 - 4-Bit Up/Down Binary Counter mit Clear
194 16 - 4-Bit Bidirectional Universal Shift Register
221 16 2 Monostable Multivibrator with Reset
238 16 1 3-to-8 line decoder / demultiplexer , high-active outputs
239 16 2 2-to-4 line decoder / demultiplexer , high-active outputs
240 20 - 8-Bit Tri-State Buffer/Line Driver (invertierend)
241 20 - 8-Bit Tri-State Buffer/Line Driver
242 14 - 4-Bit Bus Transceiver (invertierend)
243 14 - 4-Bit Bus Transceiver (nicht invertierend)
244 20 - 8-Bit Tri-State Buffer/Line Driver (nicht invertierend) - Variante: 16244: 16-Bit-Version
245 20 - 8-Bit Bus Transceiver - Variante: 16T245: 16-Bit-Version
251 16 - 8-Bit Input Multiplexer; 3-State
259 16 - 8-Bit Adressable Latch
260 14 2 5 Input NOR
266 14 4 2 Input Exclusive NOR (OC)
273 20 8 Octal D-Type Edge-Triggered Flip-Flop with Clear
283 16 - 4-Bit Volladdierer
288 16 - 256-bit PROM
299 20 - 8-Bit Universal Shift Register, Common IO-Pins, 3-State
365 16 - 6-Bit Buffer; 3-State
366 16 6 Tri-State Inverting Buffer
367 16 6 Tri-State Buffer
373 20 - 8-Bit Transparent Latch
374 20 - 8-Bit Positiv Edge Triggerd Register
393 14 2 4-Bit Binary Counter
541 20 - 8-Bit Tri-State Buffer/Line Driver
573 20 - 8-Bit Tri-State D-Type Latch
574 20 8 Tri-State Flipflop
590 16 - 8-Bit binary counter, 3-state output register
595 16 - 8-Bit Serial -> Parallel (SIPO) Shift Register
siehe auch AVR-Tutorial: Schieberegister
4040 16 - 12-Bit Binary counter
4051 16 - 1:8 Multiplexer/Demultiplexer
4066 14 4 Bilateral Switch
4511 16 - BCD to 7-segment latch/decoder/driver

Siehe auch

Forumsbeitrag: Datumszähler von 2000-2099 aus TTL-Schaltkreisen

Weblinks